邏輯設計法是以布爾代數為理論基礎,根據生產過程中各工步之間的各個檢測元件(如行程開關、傳感器等)狀態(tài)的變化,列出檢測元件的狀態(tài)表,確定所需的中間記憶元件,再列出各執(zhí)行元件的工序表,然后寫出檢測元件、中間記憶元件和執(zhí)行元件的邏輯表達式,再轉換成梯形圖。該方法在單一的條件控制系統(tǒng)中,非常好用,相當于組合邏輯電路,但和時間有關的控制系統(tǒng)中,就很復雜。